Mapping d'applications parallèles sur des architectures embarquées multiprocesseurs à base de réseaux sur puce
dc.contributor.author | Belkacemi, Dihia | |
dc.date.accessioned | 2021-03-02T08:24:28Z | |
dc.date.available | 2021-03-02T08:24:28Z | |
dc.date.issued | 2020-10-06 | |
dc.description | 137 p. : ill. ; 30 cm. (+ CD-Rom) | en |
dc.description.abstract | Pour répondre aux exigences croissantes des applications actuelles, les architectures mul-tiprocesseurs (MPSoCs) interconnectées avec un réseau sur puce (NoC) sont considérées comme une solution majeure des futurs systèmes embarqués de haute performance. L'un des défis les plus critiques d'un MPSoC basé NoC est de savoir comment placer (mapper) une application sur cette plateforme. En raison du grand espace de recherche de solutions engendré par la complexité conjointe des applications et de plateformes d'aujourd'hui, cette phase (mapping) ne peut plus être effectuée manuellement, d'où la nécessité d'outils d'exploration performants appelés DSE (Design Space Exploration Environment). Dans cette thèse, nous proposons plusieurs approches incluses dans un outil d'exploration pour la résolution du problème du mapping statique d'applications parallèles sur un MPSoC hétérogène basé NoC. Cet outil renferme plusieurs avantages : (1) il intègre plusieurs algorithmes d'optimisation multiobjectif pouvant être spécifiés afin d'explorer différentes solutions à savoir : des méthodes exactes, des métaheuristiques (les P-métaheuristiques et les S-métaheuristiques) ainsi que de nouvelles méthodes hybrides proposées dans le cadre de cette thèse ; (2) il offre de différentes fonctions de coûts (définies en utilisant un modèle analytique ou par simulation) et de contraintes. L'utilisateur peut les spécifier ou en définir d'autres et les intégrer facilement dans l'outil (facilement extensible) ; (3) il offre un moyen facile d'évaluer la performance du front retourné par différents algorithmes via plusieurs indicateurs de qualité. Nous présentons également une série d'expériences en considérant plusieurs cas de figures. Ainsi, nous donnons aux concepteurs des lignes directrices sur le choix de l'algorithme approprié selon les caractéristiques du problème du mapping considéré. | en |
dc.identifier.citation | Informatique | en |
dc.identifier.other | DOC.INF.30-20 | |
dc.identifier.uri | https://dspace.ummto.dz/handle/ummto/12981 | |
dc.language.iso | fr | en |
dc.publisher | Université Mouloud Mammeri | en |
dc.subject | Placement statique; | en |
dc.subject | Optimisation multiobjectif; | en |
dc.subject | Réseaux sur puce; | en |
dc.subject | Multiprocesseurs sur puce. | en |
dc.title | Mapping d'applications parallèles sur des architectures embarquées multiprocesseurs à base de réseaux sur puce | en |
dc.type | Thesis | en |
Files
License bundle
1 - 1 of 1
No Thumbnail Available
- Name:
- license.txt
- Size:
- 1.71 KB
- Format:
- Item-specific license agreed upon to submission
- Description: